## EJERCICIO 1 (1,5 PT)

- 1) Convertir  $(14,513)_{10}$  al número octal equivalente. La parte decimal debe representarse con 5 dígitos.
- 2) Realice las siguientes operaciones aritméticas usando representaciones binarias de 8 bits, y explique el resultado:
  - (a)  $(-6+13)_{10}$
  - (b)  $(-6-13)_{10}$
- 3) Rellene los espacios vacíos

| $(010111)_2$       | ( | )16       |
|--------------------|---|-----------|
| $(110111)_2$       | ( | )10       |
| $(110111)_{Ca2}$   | ( | )10       |
| $(1011)_{GRAY}$    | ( | )10       |
| $(10010101)_{BCD}$ | ( | )Exceso-3 |

4) Si  $(245)_{13}=(N)_8$ , hallar N.

## EJERCICIO 2 (2 PT)

Se descubre que un circuito de tres entradas, cuyas tabla de verdad se muestra en la tabla 1, se quema con las combinaciones de entradas ABC=101 y 010. La solución más barata es añadir un nuevo circuito, de forma que cuando aparezcan las combinaciones de entradas que producen fallo, se transformen en otras combinaciones que tengan el mismo resultado en la tabla de verdad, pero que no quemen en circuito, para que el comportamiento conjunto sea el de la tabla 1.

| A/BC | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 1  | 1  | 0  | 1  |
| 1    | 0  | 1  | 0  | 0  |

Tabla 1



- a) Obtenga la tabla de verdad del comportamiento del circuito, expresando las funciones A, B y C en función de las entradas X, Y y Z.
- b) Simplifique las funciones usando el método de diagramas de Karnaugh.
- c) Implemente las funciones obtenidas en el apartado b) usando sólo puertas NAND.
- d) Implemente las funciones con multiplexores 8:1 e inversores.

#### **EJERCICIO 3 (2,5 PTO)**

Se desea diseñar un autómata de Mealy con biestables 'T' con dos entradas (X1,X2) y una salida 'Z', que obedezca al siguiente comportamiento:

- 1. En ningún caso ambas entradas pueden estar a '1' simultáneamente.
- 2. La salida 'Z' alcanzará el valor 1 si y sólo si aparecen dos unos consecutivos en la misma línea de entrada, pasando a dicho valor cuando se detecte el segundo 1.

#### Se pide:

- a) Asignación de estados. Justifique el número de biestables necesario.
- b) Tabla de transiciones.
- c) Funciones de estado y de salida simplificadas.
- d) Esquema del diseño con puertas y biestables. No olvide incluir las conexiones de reloj y reset.



#### EJERCICIO 4 (2 PT)

Una empresa de ingeniería quiere distribuir la memoria RAM de un ordenador personal con un módulo DIMM de 128Mb x 32 bits. Para ello decide utilizar chips de bajo coste, excedentes de repuestos de memorias de equipos inferiores que son compatibles.

De este modo dispone de lo siguiente:

2 chips de 32M x 32 bits
 2 chips de 32M x 16 bits
 IC1, IC2
 IC3, IC4

• 4 chips de 32M x 8 bits IC5, IC6, IC7, IC8

- 1) Construya el mapa de memoria resultante del diseño, lo más detallado posible.
- 2) Diseñe el circuito de la memoria completa sobre el esquema de la figura. Etiquetar todas las conexiones de los buses a los chips, indicando la primera y última línea que interviene. Indicar, de la misma forma, el nombre de las señales dentro de cada chip.
- 3) Dibujar y conectar un decodificador 2:4 con salidas activas por nivel bajo para realizar la decodificación de direcciones.

#### EJERCICIO 5 (2 PT)

Utilizando la PAL de la figura, diseñe un contador ascendente de 2 bits con las siguientes entradas y salidas:

- Entradas: Clk (reloj), En (habilitación de cuenta), OE (habilitación triestado de las salidas)
- Salidas: Q<sub>1</sub>-Q<sub>0</sub>(valor de cuenta), OV (Indica que el contador se va a desbordar)

En la PAL, se deben determinar los siguientes elementos:

- Entradas
- Salidas
- Conexiones internas a programar
- Valor de configuración de cada multiplexor (recuadros sombreados)

No se considerará válido el dibujo de la PAL si no va acompañado de una explicación del proceso de diseño.



| Nombre:    | Grupo: |
|------------|--------|
| Apellidos: |        |

# **EJERCICIO 4**



## **EJERCICIO 5**



## **EXERCISE 1 (1,5 PT)**

- 1) Convert (14.513)<sub>10</sub> into equivalent octal number. The decimal part should be represented by 5-significant digits.
- 2) Perform the following arithmetic operations using 8-bits binary representation and explain the result:
  - (a)  $(-6+13)_{10}$
  - (b)  $(-6-13)_{10}$
- 3) Fill the empty spaces in the following:

| $(010111)_2$       | ( | )16                   |
|--------------------|---|-----------------------|
| $(110111)_2$       | ( | )10                   |
| $(110111)_{2C}$    | ( | )10                   |
| $(1011)_{GRAY}$    | ( | )10                   |
| $(10010101)_{BCD}$ | ( | ) <sub>Excess-3</sub> |

4) If  $(245)_{13}=(N)_8$ , find the value of number N.

## EXERCISE 2 (2 PT)

A three input circuit, with the truth table of the figure, has been discovered to burn with the input combinations ABC=101 and 010. The cheapest solution is to add another circuit so that when the faulty combinations appear at the inputs, the new circuit replace the combination by a safe one that produces the same result in the truth table, but preventing the circuit from burning. This way, the behavior of the two combined circuits is the one represented in figure 1.

| A/BC | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 1  | 1  | 0  | 1  |
| 1    | 0  | 1  | 0  | 0  |

Table 1



- a) Obtain the truth table representing the circuit behavior, expressing functions A, B and C in terms of inputs X, Y and Z
- b) Simplify the functions using the Karnaugh maps method
- c) Implement the obtained functions using only AND gates
- d) Implement the obtained functions using 8:1 multiplexers and inverters.

#### **EXERCISE 3 (2,5 PT)**

We want to design a Mealy state machine circuit using T flip-flops, with two inputs (X1, X2) and one output Z, with the following behavior:

- 1. Both inputs cannot be '1' at the same time.
- 2. Z output is '1' if two consecutive ones appear at the same input, taking this value when the second '1' is detected.

#### We ask:

- a) State assignment. Justify the required flip-flop number
- b) Transitions table
- c) Simplified state and output functions
- d) Circuit schematic, with flip-flops and gates. Do not forget to include reset and clock connections.



## EXERCISE 4 (2 PT)

An engineering enterprise wants to distribute RAM memories for a personal computer with a 128Mb x 32bits DIMM module. They decide to use low cost chips, coming from outdated replacements of low end equipment.

This way, the following chips are available:

- 2 chips of 32M x 32 bits IC1, IC2
- 2 chips of 32M x 16 bits IC3, IC4
- 4 chips of 32M x 8 bits IC5, IC6, IC7, IC8
- 1) Build the memory map, with the highest possible detail
- 2) Design the whole memory circuit using the schematic in the figure. Label every bus connection, indicating the first and last lines involved. Indicate also the names of the signals inside every chip.
- 3) Draw and connect a 2:4 decoder, with active low outputs, to perform the address decoding.

## EXERCISE 5 (2 PT)

Design a 2-bit up-counter with the PAL in the figure. It has the following inputs and outputs:

- Inputs: Clk (clock), En (count enable), OE (tristate output enable)
- Outputs:  $Q_1$ - $Q_0$ (count value), OV (Indicates the counter is going to overflow)

In the PAL, determine the following elements:

- Inputs
- Outputs
- Internal connections to program
- Multiplexer configuration values (shadowed boxes)

The design will not be considered correct with just the PAL drawing. An appropriate justification of the design process must be also provided.



| Name:    | Group: |
|----------|--------|
| Surname: | •      |

# **EXERCISE 4**



#### **EXERCISE 5**



Exexuse 1)  $(14.513)_{10} = (?)_{8}$ 1410 = 168 : .51310 = .406518 => 14.51310 = 16.4-06518 AND.  $(-6+13)_{10} = (11111010)_2 + (00001101)_2$ = (00000(11)2\_ b. (-6-13)10 = (1111 1010)2+(11110011)2 = (11101101)2 610111)==(17)16 (110111)z = (55)10 (110111)2c = (-9)10 (1011 LRAY = (13)10 (10010101) = (11001000) Ex-3 4)  $(245)_{13} = 2 \times 13^2 + 4 \times 13^1 + 5 \times 13^5 = (395)_{10}$  $= (613)_{8}$ Ans\_

$$0.513_{10} =$$

$$0.513 \times 8 = 4.104$$

$$104 \times 8 = 0.832$$

$$.832 \times 8 = 6.656$$

$$.656 \times 8 = 5.248$$

$$.248 \times 8 = 1.984$$

$$395_{10} = 85395(3)$$
 $8549(1)$ 
 $= (613)_{8}$ 

ejercico 2 (Sulio 12013) Solución ABC Algo que deleche "010" y "101"
y lo convierla en "0009 000 00 Si ABC = 010 - 0,00 11110 101 - 001 5 Y X ABC 000 i-saubiola 4-s 001 000 011 0 - Cautio la x ó o cautio la x ylay 100 0000001 110 111 2 soluciones (hay 4, pero buero) X 1000 1100 6) 25 001 01 11 10 (A) = x2+ x7 = x(4+2) (B) = 49+ x4 = = 4(x+4)

c) 
$$NAND$$

$$A = V + V + V = \overline{X} \cdot \overline{X} \cdot \overline{X} =$$

$$\frac{x}{y} = \frac{1}{D_0 x^{\frac{1}{2}}} \frac{1}{D_0 x^{\frac{1}{2}} \cdot x^{\frac{1}{2}}} = A$$

Usando wulliplexorer 8:1









Asignación de estado 1

| Est-00 | Q,  | Qo |                                          |
|--------|-----|----|------------------------------------------|
| A      | 0   | 0  | 11 Estado dande altimo ala recibido es O |
| B      | 0   | 7  | " Se recibe "1" en le veriable X4        |
| C      | 1 7 | 0  | 11 Se lecbe 's' en la vonable x2         |

Número de Liestables necesarios

| (b) Table de tr                      | rensiciones y excite                    | eten              |
|--------------------------------------|-----------------------------------------|-------------------|
| Q, Qo Xz XI                          | 1 at at 1                               | To 1 Z            |
| 0 6 0 1                              | 100110                                  | , , 6             |
| 0 0 1 1                              | 1 x x                                   | × 1 ×             |
| 0000                                 | 100000                                  | 611               |
| 0 1 4 4                              | 1 x x x                                 | X . X             |
| 1001                                 | 10011                                   | 0 10              |
| 1 1 0 0                              | ( x x x x x x x x x x x x x x x x x x x | x                 |
| 1 1 10                               | / × × / ×                               | x   X<br>x   X    |
| Functiones de e                      | estado y solide sim                     | Pliferder         |
| 0,00 00 01 11 10                     | Q100 10 01 11 10                        | 0,00 00 CL 11 10  |
| O I I X X X                          | 11 x x x x                              | 0 1 A X           |
| $T_0 = Q_0 X_1 + \overline{Q}_0 X_1$ | 10 1 V X                                | 10 1              |
| SHEOHITH SHEET SHEET SHEET           | T1 = 0, X7 + Q, X2                      | Z = Q6 K1 + Q1 XZ |



# Ejercicio 4

#### 1) Mapa de memoria

$$32M = 2^5 \cdot 2^{20} = 2^{25} = 2 \cdot 2^{24} = 2000000H$$
  
 $128M = 2^7 \cdot 2^{20} = 2^{27} = 2^3 \cdot 2^{24} = 8000000H$ 

|     |        |        |        |         | 8000000 |
|-----|--------|--------|--------|---------|---------|
|     |        | 10     |        |         | 7FFFFFF |
| 32M |        | IC     | 21     |         | 6000000 |
|     |        |        |        |         | 5FFFFFF |
| 32M | IC2    |        |        | 4000000 |         |
|     |        |        |        |         | 3FFFFF  |
| 32M | IC3    |        | IC     | 24      |         |
|     |        |        |        |         | 2000000 |
|     |        |        |        |         | 1FFFFFF |
| 32M | IC5    | IC6    | IC7    | IC8     |         |
|     |        |        |        |         | 0       |
|     | 8 bits | 8 bits | 8 bits | 8 bits  |         |



# Execuse 5

2-bit up counter with enclose

|                  | 100 100                |                  |  |
|------------------|------------------------|------------------|--|
| Er Q1 Q0         | 01010V                 | $OV = E_0Q_0Q_0$ |  |
| 0 0 0            | 0 0 0                  | 9,07             |  |
| ( د <sub>۱</sub> |                        | En 00011110      |  |
| 400              | 04 0                   |                  |  |
| 0 4              | 1400                   |                  |  |
| 1 3              | 1440                   |                  |  |
| <u> </u>         | 00 1                   | 2100000          |  |
|                  |                        |                  |  |
|                  | 102= EnQ3+Q1Q3+ EnQ1Q0 |                  |  |
|                  | ,<br>D==               | EnQ + EnQ        |  |

- OE drive the output tristate buffers
- Ok feeds the flip-flip clock signals
- Output buffer is inverter, so output two must select inverted values. "Il forw, "O1" for FFS.



# Exercise 5

